Search results for "programma"
showing 10 items of 708 documents
Finanšu pieejamība lauksaimniecības nozarē Latvijā
2020
Bakalaura darba tēma ir “Finanšu pieejamība lauksaimniecības nozarē Latvijā”, bakalaura darba mērķis ir izpētīt finanšu resursu piesaistes iespējas uzņēmējiem, kas darbojas lauksaimniecības nozarē Latvijā, identificēt finansējuma piesaistes un publiskā finansējuma apguves problēmas, sniegt priekšlikumus situācijas uzlabošanai. Bakalaura darba ietvaros, tiek veikts teorētiskās informācijas apkopojums par Latvijas lauksaimniecības sektoru, pieejamo valsts atbalstu lauksaimniecībā, finansēšanas būtību. Tam seko statistisko datu izpēte par lauksaimniecības sektora makroekonomiskajiem un investīciju rādītājiem, pastiprinātu uzmanību pieveršot Eiropas Savienības Kopējās Lauksaimniecības Politikas…
Notiesāto atkarību mazināšanas terapija ieslodzījuma vietās un tās iespējas pēc atbrīvošanas no ieslodzījuma vietas
2020
Bakalaura darba mērķis ir izpētīt informāciju par notiesāto personu atkarību mazināšanas terapiju iespējām un to realizāciju ieslodzījumu vietās un terapiju iespējām pēc ieslodzījuma, norādot uz praksē pastāvošo situāciju un tās problemātiku. Veicamie darba uzdevumi ir normatīvā regulējuma un literatūras analīze teorijas atziņu izzināšanai, noskaidrot notiesāto personu viedokļus un motivāciju piedalīties atkarību mazināšanas terapiju programmās. Darba autore veica anketēšanu četrās ieslodzījuma vietās Latvijā, Ieslodzījuma vietu pārvaldes un Valsts probācijas dienesta amatpersonu intervēšanu. Bakalaura darbs atspoguļo to, ka daudzi problemātiski atkarību izraisošu vielu lietotāji ir notiesā…
Ieslodzīto personu resocializācija atkarību mazināšanas programmā, tās attīstības tendeces un personas integrācija sabiedrībā pēc soda izciešanas
2021
Neskatoties uz to, ka Latvijas penitenciāro sistēmu, kopš 2016. gada ir papildinājis jauns resocializācijas centrs atkarīgām personām, kurš nodrošina iespēju uzņemt līdz 200 notiesātajiem vienlaikus, vēljoprojām novērojama zema to iesaiste kādā no centra piedāvātajām apakšprogrammām. Latvijā, raugoties no valsts normatīvo aktu sistēmas, notiesāto personu iesaiste resocializācijas pasākumos ir brīvprātīga. Ņemot vērā iepriekšminēto, valsts maksimāli efektīvi nespēj izmantot ieguldītos līdzekļus, kas nākotnē spētu samazināt recidīva (ar recidīvu domāts, jebkurš jauns, tīši izdarīts noziedzīgs nodarījums) vidū, kas ieslodzījumā nonāk atkārtoti. Bakalaura darba mērķis ir izpētīt notiesāto perso…
Tēlotājmākslas objekta verbālā reprezentācija XX gs. sākuma latviešu dzejā
2013
Elektroniskā versija nesatur pielikumus
Radio Skonto un Radio TEV ētera personību loma kanāla izvēlē un auditorijas vajadzību apmierinājumā
2017
Bakalaura darba “Radio Skonto un Radio TEV ētera personību loma kanāla izvēlē un auditorijas vajadzību apmierinājumā” mērķis ir izpētīt atšķirības starp Radio Skonto un Radio TEV ētera personībām auditorijas uztverē, kā arī, noskaidrot kādi satura un formas elementi ietekmē klausītāju klausīšanās paradumus un kas apmierina viņu vajadzības. Bakalaura darba teorētiskajā daļā aprakstīta lietojuma un apmierinājuma teorija, radio specifika un programmas vadītāja loma. Pētījumā izmantota kontentanalīze, strukturētā intervija, fokusa grupas diskusija un semantiskais diferenciālis. Pētījumā rezultātā tika secināts, ka labu vadītāju raksturo tādu komponentu kopums kā labas balss spējas un harizma. R…
Visualization of Memory Map Information in Embedded System Design
2018
Data compression is a common requirement for displaying large amounts of information. The goal is to reduce visual clutter. The approach given in this paper uses an analysis of a data set to construct a visual representation. The visualization is compressed using the address ranges of the memory structure. This method produces a compressed version of the initial visualization, retaining the same information as the original. The presented method has been implemented as a Memory Designer tool for ASIC, FPGA and embedded systems using IP-XACT. The Memory Designer is a user-friendly tool for model based embedded system design, providing access and adjustment of the memory layout from a single v…
Overview and experimental analysis of MC SPWM techniques for single-phase five level cascaded H-bridge FPGA controller-based
2016
This paper presents an overview and experimental analysis of the MC SPWM techniques for single-phase cascaded H-bridge inverter. The multilevel power converters are an alternative to traditional converters known as “three-level converters”. The voltage waveforms and the related frequency spectra, which have been obtained by simulation analysis in Matlab-Simulink environment, are here reported for all the proposed modulation techniques. The simulation results have been experimentally validated through means of a DC/AC, five-level, single-phase converter prototype with an appropriate test bench.
Optimization of a Time-to-Digital Converter and a coincidence map algorithm for TOF-PET applications
2015
This contribution describes the optimization of a multichannel high resolution Time-to-Digital Converter (TDC) in a Field-Programmable Gate Array (FPGA) initially capable of obtaining time resolutions below 100ps for multiple channels. Due to its fast propagation capability it has taken advantage of the FPGA internal carry logic for accurate time measurements. Furthermore, the implementation of the TDC has been performed in different clock regions and tested with different frequencies as well, achieving improvements of up to 50% for a pair of channels. Moreover, since the TDC is potentially going to be used in a trigger system for Positron Emission Tomography (PET), the algorithm for coinci…
A reconfigurable architecture for autonomous visual-navigation
2003
This paper describes the design of a reconfigurable architecture for implementing image processing algorithms. This architecture is a pipeline of small identical processing elements that contain a programmable logic device (FPGA) and double port memories. This processing system has been adapted to accelerate the computation of differential algorithms. The log-polar vision selectively reduces the amount of data to be processed and simplifies several vision algorithms, making possible their implementation using few hard-ware resources. The reconfigurable architecture design has been devoted to implementation, and has been employed in an autonomous platform, which has power consumption, size a…
AES/FPGA Encryption Module Integration for Satellite Remote Sensing Systems: LST-SW case
2020
Satellite remote sensing embedded systems need to be secure to protect data transmission between satellites and the ground station for any threat can affects the hardware of satellite and interception of data, in addition to unauthorized access to satellite system. This research proposes an approach for a secure integration of FPGA Encryption module based on the iterative looping architecture for remote sensing algorithm and especially for the LST-SW algorithm. The target hardware used in this paper is Virtex-5 XC5VLX50T FPGA from Xilinx. Hardware Description Language was used to design the complete system. The analysis of the proposed designed shows that this implementation can achieved a …